پديد آورنده :
قلاوند، محمدجواد
عنوان :
طراحي و پياده سازي RAM ديناميكي 64 كيلو بيت با باس داده 16 بيتي
مقطع تحصيلي :
كارشناسي ارشد
محل تحصيل :
اصفهان ، دانشگاه صنعتي اصفهان ، دانشكده برق و كامپيوتر
صفحه شمار :
ده ،132،]I[ص .:مصور،جدول ،شكل رنگي ،نمودار
يادداشت :
استاد مشاور:شادرخ سماوي,چكيده :به فارسي و انگليسي
استاد راهنما :
مسعود سيدي
توصيفگر ها :
درايورخط سطر/ كنترلر حافظه / در ويكودر/ آسنكرون / كش درون تراشه / تقويت كننده حس /ديكودرهاي سطرو ستون / بافرهاي آدرس / سيگنالهاي كنترلي / ولتاژ flaH-DDV/ رسم لي آوت /
تاريخ ورود اطلاعات :
1396/08/30
دانشكده :
مهندسي برق و كامپيوتر
چكيده فارسي :
حافظه با دسترسي تصادفي )DRAM(،نمونه اي از حافظه هاي نيمه هادي است كه امروزه به عنوان حافظه اصلي در سيستم هاي ميكرو پروسسوري بكار برده مي شود.درحافظه هاي DRAMباظرفيت بالا، كاهش توان مصرفي براي بدست آوردن تراشه هايي با بهاي پايين و قابليت اعتماد بالا،امري ضروري است .يكي از اهداف مهم در كاهش ميزان ولتاژ مصرفي ، بدست آوردن توانايي طراحي DRAMباتغذيه باتري با طول عمر بلند مي باشد، كه بطور وسيع در تجهيزاتي همانند Notebookو PDAمورد استفاده قرار مي گيرند.همچنين در سيستم هاي ميكرو پروسسوري تاخيرهاي حافظه اصلي بطرز قابل توجهي كارآيي سيستم را كاهش مي دهند.براي كاهش تاخيرهاي DRAM،اينترفيس و معماري آن دچار تحولات زيادي شده است .از اينرو تكنولوژي هاي مداري كاهش مصرف توان و نيز تعدادي از تكنيك هاي بالا بردن سرعت دسترسي به DRAMعلاوه بر ذكر معماري هاي مختلف DRAMبررسي مي شوند.دراين پايان نامه ،معماري و نحوه طراحي يك DRAM64كيلوبيت با باس داده 16 بيت را كه داراي بلوك هايي همچون سنكرون سازسيگنالهاي كنترلي ، كنترلر شارژر مجدد، كنترلر بازنويسي ، شمارنده آدرس ،بافر آدرس و بافر داده است طرح لي آوت آن با استفاده از نرم افزار L-Editدر تكنولوژي 6/ميكرومتر انجام شده است ،ارائه مي گردد.به دليل محدوديت نرم افزار L-Editموجود در Extractكردن المانهاي مدار و به منظور بررسي صحت عملكرد مدار،يك DRAM1كيلو بيت با باس داده 16 بيت كه داراي معماري مشابه با DRAM64 كيلوبيت است طراحي وبا كمك نرم افزار Hspiceشبيه سازي شده است .نتايج شبيه سازي اين DRAMكه داري زمان دسترسي سطرnS54 و زمان دسترسي ستون nS4است و بافركانس كلاك MHz20 كار مي كند،ارائه مي گردد
استاد راهنما :
مسعود سيدي